徽标
联盟百科
通讯
下载应用,请到 Google Play
新! 在您的Android™设备上下载联盟百科!
下载
比浏览器更快的访问!
 

与门

指数 与门

与门(AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1)时;若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。.

13 关系: 反相器与非门异或门德国标准化学会CMOS真值表邏輯閘金屬氧化物半導體場效電晶體電晶體-電晶體邏輯逻辑与逻辑代数或非门或门

反相器

反相器(Inverter)也称非门(NOT gate),是数字逻辑中实现逻辑非的逻辑门,功能见右侧真值表。 这种功能代表了数字电路中理想开关表现的假定,但是在实际的反相器设计中,元--件有其需要特别关注的电气特性。实际上,CMOS反相器的非理想过渡区表现使其能在模拟电路中用作A类功率放大器(如作为运算放大器的输出级Intersil数据表:和)。.

新!!: 与门和反相器 · 查看更多 »

与非门

与非门(NAND gate)是数字逻辑中实现逻辑与非的逻辑门,功能见左侧真值表。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门是一种通用的逻辑门,因为任何布尔函数都能用与非门实现。 使用特定逻辑电路的数字系统利用了与非门的函数完备性(功能完备性)。复杂的逻辑表达式常以其他逻辑函数表示,如与、或、非,而将表达式改写为用逻辑与非表示的式子可以节约成本,因为使用与非门实现电路能使电路结构更为紧凑。 与非门并不仅限於2输入,可以是多输入,这时当输入全为高电平时,输出为低电平;若有任意一个输入为低电平,则输出为高电平。这些门电路不再是简单的二进制运算器,而是可作为n元运算器使用的门电路。代数中,这些门电路可以用函数NAND(a, b,..., n)表示,等价於NOT(a AND b AND... AND n)。.

新!!: 与门和与非门 · 查看更多 »

异或门

异或门(Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是数字逻辑中实现逻辑异或的逻辑门,功能见右侧真值表。若两个输入的电平相异,则输出为高电平(1);若两个输入的电平相同,则输出为低电平(0)。 这一函数能实现模为2的加法,因此,异或门可以实现计算机中的二进制加法。半加器是由异或门和与门组成的。.

新!!: 与门和异或门 · 查看更多 »

德国标准化学会

德国标准化学会(Deutsches Institut für Normung e.V.,缩写:DIN)是德国的国家级标准化组织,也是ISO中代表德国会籍的会员机构,总部位于柏林。 德国标准化学会的前身是1917年成立的“德国工业标准委员会”(Normenausschuss der deutschen Industrie,缩写:NADI),它所制定的标准即“德国标准化学会标准”,缩写:DIN-Norm,后又简化为DIN)。至1975年德国标准化学会正式定为现名。在中国DIN被习惯性称为德国工业标准,这是一个误解。由德国标准化学会制定的标准,标准号前面都有DIN字样,其实它表示的不是德国工业标准而是德国标准化学会标准。 德国标准化学会是国际上一个很重要的标准化组织,它所制定的标准有许多同时也是EN和ISO标准,被世界各国广泛采用。.

新!!: 与门和德国标准化学会 · 查看更多 »

CMOS

#重定向 互補式金屬氧化物半導體.

新!!: 与门和CMOS · 查看更多 »

真值表

真值表是使用於邏輯中(特別是在連結邏輯代數、布爾函數和命題邏輯上)的一類數學用表,用來計算邏輯表示式在每種論證(即每種邏輯變數取值的組合)上的值。尤其是,真值表可以用來判斷一個命題表示式是否對所有允許的輸入值皆為真,亦即是否為邏輯有效的。 「用真值表製表的推理模式是由弗雷格、查尔斯·皮尔士和恩斯特·施羅德於1880年代所发明的。這種表格於1920年代之後廣泛地發現在許多文獻上頭(扬·武卡谢维奇、埃米爾·波斯特、维特根斯坦)”(蒯因, 39)。路易斯·卡罗早在1894年就公式化了真值表来解决特定问题,但是包含他这项工作的手稿直到1977年才被发现 。维特根斯坦的《逻辑哲学论》利用真值表把真值函数置于序列中。这个著作的广泛影响导致了真值表的传播。 真值表被用來計算以「決策程序」建構的命題表示式的值。命題表示式可以是一個原子公式(命題常數、命題變數或命題函數,如Px或P(x)),或以邏輯算子(如邏輯與(\land)、邏輯或(\lor)、邏輯非(\lnot))由原子公式建構出來的公式。舉例來說,Fx \land Gx即是個命題表示式。 真值表中的列标题展示了 (i)命题函数与/或变量,和 (ii)建造自这些命题函数或变量和运算符的真值泛函表达式。行展示对 (i)和 (ii)的T或F指派的每个可能的求值。换句话说,每行都是对 (i)和 (ii)的不同解释。 经典(就是说二值)逻辑的真值表限定于只有两个真值是可能的布尔逻辑系统,它们是“真”或“假”,通常在表中简单的表示为T和F。.

新!!: 与门和真值表 · 查看更多 »

邏輯閘

逻辑门是在集成電路上的基本組件。简单的邏輯閘可由晶体管组成。這些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现邏輯运算。常见的逻辑门包括“與”閘,“或”閘,“非”閘,“異或”閘(也稱:互斥或)等等。 逻辑门是組成數字系統的基本結構,通常组合使用實現更為複雜的邏輯運算。一些廠商通過邏輯門的組合生產一些實用、小型、集成的產品,例如可程式邏輯裝置等。.

新!!: 与门和邏輯閘 · 查看更多 »

金屬氧化物半導體場效電晶體

金屬氧化物半導體場效電晶體(簡稱:金氧半場效電晶體;Metal-Oxide-Semiconductor Field-Effect Transistor,縮寫:MOSFET),是一種可以廣泛使用在模拟電路與数字電路的場效電晶體。金屬氧化物半導體場效電晶體依照其通道極性的不同,可分為电子占多数的N通道型與空穴占多数的P通道型,通常被稱為N型金氧半場效電晶體(NMOSFET)與P型金氧半場效電晶體(PMOSFET)。 以金氧半場效電晶體(MOSFET)的命名來看,事實上會讓人得到錯誤的印象。因為MOSFET跟英文單字「metal(金屬)」的第一個字母M,在當下大部分同類的元件裡是不存在的。早期金氧半場效電晶體閘極使用金屬作為材料,但由於多晶矽在製造工藝中更耐高溫等特點,許多金氧半場效電晶體閘極採用後者而非前者金屬。然而,隨著半導體特徵尺寸的不斷縮小,金屬作為閘極材料最近又再次得到了研究人員的關注。 金氧半場效電晶體在概念上屬於絕緣閘極場效電晶體(Insulated-Gate Field Effect Transistor, IGFET)。而絕緣閘極場效電晶體的閘極絕緣層,有可能是其他物質,而非金氧半場效電晶體使用的氧化層。有些人在提到擁有多晶矽閘極的場效電晶體元件時比較喜歡用IGFET,但是這些IGFET多半指的是金氧半場效電晶體。 金氧半場效電晶體裡的氧化層位於其通道上方,依照其操作電壓的不同,這層氧化物的厚度僅有數十至數百埃(Å)不等,通常材料是二氧化硅(SiO2),不過有些新的進階製程已經可以使用如氮氧化硅(silicon oxynitride, SiON)做為氧化層之用。 今日半導體元件的材料通常以矽為首選,但是也有些半導體公司發展出使用其他半導體材料的製程,當中最著名的例如國際商業機器股份有限公司使用硅與鍺的混合物所發展的矽鍺製程(SiGe process)。而可惜的是很多擁有良好電性的半導體材料,如砷化鎵(GaAs),因為無法在表面長出品質夠好的氧化層,所以無法用來製造金氧半場效電晶體元件。 當一個夠大的電位差施於金氧半場效電晶體的閘極與源極之間時,電場會在氧化層下方的半導體表面形成感應電荷,而這時就會形成反轉通道(inversion channel)。通道的極性與其汲極(drain)與源極相同,假設汲極和源極是n型,那麼通道也會是n型。通道形成後,金氧半場效電晶體即可讓電流通過,而依據施於閘極的電壓值不同,可由金氧半場效電晶體的通道流過的電流大小亦會受其控制而改變。.

新!!: 与门和金屬氧化物半導體場效電晶體 · 查看更多 »

電晶體-電晶體邏輯

電晶體-電晶體邏輯(Transistor-Transistor Logic,缩写为TTL),是市面上较为常見且应用广泛的一种邏輯閘数字集成电路,由电阻器和電晶體而组成。TTL最早是由德州儀器所開發出來的,現雖有多家廠商製作,但編號命名還是以德州儀器所公佈的資料為主。其中最常見的為74系列。 与TTL分庭抗禮的是CMOS,旧时两者相比较TTL主要是速度快,CMOS則是速度慢,但省電、成本比TTL低。隨着CMOS技術的進步,其反應速度已經超越TTL。而且CMOS內部不具有製作麻煩的電阻,所以TTL可說几乎沒有發展。目前TTL主要应用于教育或是較簡單的數位電路。.

新!!: 与门和電晶體-電晶體邏輯 · 查看更多 »

逻辑与

在逻辑和数学中,逻辑合取或逻辑与或且是一个二元逻辑運算符。如果其两个变量的真值都为“真”,其结果为“真”,否则其结果为“假”。.

新!!: 与门和逻辑与 · 查看更多 »

逻辑代数

在数学和数理逻辑中,逻辑代数(有时也称开关代数、布尔代数)是变量的值仅为真和假两种真值(通常记作 1 和 0)的代数的子领域。初等代數中变量的值是数字,并且主要运算是加法和乘法,而逻辑代数的主要运算有合取与,记为∧;析取或 ,记为∨;否定非 ,记为¬ 。因此,它是以普通代数描述数字关系相同的方式来描述逻辑关系的形式主义。 逻辑代数是乔治·布尔(George Boole)在他的第一本书《逻辑的数学分析》(1847年)中引入的,并在他的《思想规律的研究》(1854年)中更充分的提出了逻辑代数。 根据Huntington“布尔代数”这个术语,最初是由Sheffer于1913年提出。 逻辑代数一直是数字电路设计的基础,并且所有现代编程语言提供支持。它也用在集合论和统计学中。.

新!!: 与门和逻辑代数 · 查看更多 »

或非门

或非门(NOR gate)是数字逻辑中实现逻辑或非的逻辑门,功能见右侧真值表。若输入均为低电平(0),则输出为高电平(1);若输入中至少有一个为高电平(1),则输出为低电平(0)。或非是逻辑或加逻辑非得到的结果。或非是一种具有函数完备性的运算,因此其他任何逻辑函数都能用或非门实现。相比之下,逻辑或运算器是一种单调的运算器,其只能将低电平变为高电平,但不能将高电平变为低电平。 在绝大多数但不是所有的电路设计中,逻辑非的功能本身就包含在结构中,如CMOS和TTL等。在这样的逻辑系列中,要实现或门,唯一的方法是用2个或更多的逻辑门来实现,如一个或非门加一个反相器,但一个重要的例外是,因为其结构中本身就没有反相逻辑。.

新!!: 与门和或非门 · 查看更多 »

或门

或门(OR gate)是数字逻辑中实现逻辑或的逻辑门,功能见右侧真值表。只要两个输入中至少有一个为高电平(1),则输出为高电平(1);若两个输入均为低电平(0),输出才为低电平(0)。换句话说,或门的功能是得到两个二进制数的最大值,而与门的功能是得到两个二进制数的最小值。.

新!!: 与门和或门 · 查看更多 »

重定向到这里:

且閘及閘與閘與門

传出传入
嘿!我们在Facebook上吧! »