徽标
联盟百科
通讯
下载应用,请到 Google Play
新! 在您的Android™设备上下载联盟百科!
自由
比浏览器更快的访问!
 

邏輯閘

指数 邏輯閘

逻辑门是在集成電路上的基本組件。简单的邏輯閘可由晶体管组成。這些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现邏輯运算。常见的逻辑门包括“與”閘,“或”閘,“非”閘,“異或”閘(也稱:互斥或)等等。 逻辑门是組成數字系統的基本結構,通常组合使用實現更為複雜的邏輯運算。一些廠商通過邏輯門的組合生產一些實用、小型、集成的產品,例如可程式邏輯裝置等。.

26 关系: 印刷电路板反相器可程式邏輯裝置同或门与非门与门二进制异或门微处理器信号国际电工委员会现场可编程逻辑门阵列硬件描述语言緩衝閘美國國家標準協會电气电子工程师学会蘊含閘邏輯函數邏輯閘集成电路Institute of Electrical and Electronics EngineersVerilogVHDL或非门或门晶体管

印刷电路板

印刷电路板,又称印制--电路板,印刷线路板,常用英文缩写PCB(Printed circuit board)或PWB(Printed wire board),是电子元件的支撑体,在這其中有金屬導體作为連接电子元器件的線路。 傳統的電路板,採用印刷蝕刻阻劑的工法,做出電路的線路及圖面,因此被稱為印刷電路板或印刷線路板。由於電子產品不斷微小化跟精細化,目前大多數的電路板都是採用貼附蝕刻阻劑(壓膜或塗佈),經過曝光顯影後,再以蝕刻做出電路板。.

新!!: 邏輯閘和印刷电路板 · 查看更多 »

反相器

反相器(Inverter)也称非门(NOT gate),是数字逻辑中实现逻辑非的逻辑门,功能见右侧真值表。 这种功能代表了数字电路中理想开关表现的假定,但是在实际的反相器设计中,元--件有其需要特别关注的电气特性。实际上,CMOS反相器的非理想过渡区表现使其能在模拟电路中用作A类功率放大器(如作为运算放大器的输出级Intersil数据表:和)。.

新!!: 邏輯閘和反相器 · 查看更多 »

可程式邏輯裝置

可编程逻辑器件(Programmable Logic Device,縮寫為PLD)是一種電子零件、電子組件,簡而言之也是一種集成电路、芯片。PLD晶片屬於数字型態的電路晶片,而非模拟或混訊(同時具有數位電路與類比電路)晶片。 PLD與一般數位晶片不同的是:PLD內部的數位電路可以在出廠後才規劃決定,有些類型的PLD也允許在規劃決定後再次進行變更、改變,而一般數位晶片在出廠前就已經決定其內部電路,無法在出廠後再次改變,事實上与一般的類比晶片、混訊晶片一樣,在出廠後就無法再對其內部電路進行調修。.

新!!: 邏輯閘和可程式邏輯裝置 · 查看更多 »

同或门

同或门(XNOR gate,偶尔写作ENOR gate、ExNOR gate)(在Intel處理器中,此项功能被命名為"test"),又称异或非门,是数字逻辑中实现逻辑双条件的逻辑门,功能见右侧真值表。若两个输入的电平相同,则输出为高电平(1);若两个输入的电平相异,则输出为低电平(0)。.

新!!: 邏輯閘和同或门 · 查看更多 »

与非门

与非门(NAND gate)是数字逻辑中实现逻辑与非的逻辑门,功能见左侧真值表。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门是一种通用的逻辑门,因为任何布尔函数都能用与非门实现。 使用特定逻辑电路的数字系统利用了与非门的函数完备性(功能完备性)。复杂的逻辑表达式常以其他逻辑函数表示,如与、或、非,而将表达式改写为用逻辑与非表示的式子可以节约成本,因为使用与非门实现电路能使电路结构更为紧凑。 与非门并不仅限於2输入,可以是多输入,这时当输入全为高电平时,输出为低电平;若有任意一个输入为低电平,则输出为高电平。这些门电路不再是简单的二进制运算器,而是可作为n元运算器使用的门电路。代数中,这些门电路可以用函数NAND(a, b,..., n)表示,等价於NOT(a AND b AND... AND n)。.

新!!: 邏輯閘和与非门 · 查看更多 »

与门

与门(AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1)时;若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。.

新!!: 邏輯閘和与门 · 查看更多 »

二进制

在數學和數字電路中,二進制(binary)數是指用二進制記數系統,即以2為基數的記數系統表示的數字。這一系統中,通常用兩個不同的符號0(代表零)和1(代表一)來表示。以2為基數代表系統是二進位制的。數字電子電路中,邏輯門的實現直接應用了二進制,因此現代的計算機和依赖計算機的設備裡都用到二進制。每個數字稱為一個位元(二進制位)或比特(Bit,Binary digit的縮寫)。.

新!!: 邏輯閘和二进制 · 查看更多 »

异或门

异或门(Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是数字逻辑中实现逻辑异或的逻辑门,功能见右侧真值表。若两个输入的电平相异,则输出为高电平(1);若两个输入的电平相同,则输出为低电平(0)。 这一函数能实现模为2的加法,因此,异或门可以实现计算机中的二进制加法。半加器是由异或门和与门组成的。.

新!!: 邏輯閘和异或门 · 查看更多 »

微处理器

微处理器(Microprocessor,缩写:µP或uP)是可程式化特殊集成电路。一种处理器,其所有元件小型化至一块或数块集成电路内。一种集成电路,可在其一端或多端接受编码指令,执行此指令并输出描述其状态的信号。这些指令能在内部输入、集中或存放起来。又称半导体中央处理器(CPU),是微型计算机的一个主要部件。微处理器的元件常安装在一个单片上或在同一组件内,但有时分布在一些不同芯片上。在具有固定指令集的微型计算机中,微处理器由算术逻辑单元和控制逻辑单元组成。在具有微程序控制的指令集的微型计算机中,它包含另外的控制存储单元。用作处理通用资料时,叫作中央处理器。這也是最为人所知的应用(如:Intel Pentium CPU);专用于图像资料处理的,叫作Graphics Processing Unit图形处理器(如Nvidia GeForce 9X0 GPU);用于音讯资料处理的,叫作Audio Processing Unit音讯处理单元(如Creative emu10k1 APU)等等。从物理角度来说,它就是一块集成了数量庞大的微型晶体管与其他电子元件的半导体集成电路芯片。 之所以会被称为微處理器,並不只是因为它比迷你电脑所用的处理器还要小而已。最主要的区别別,还是因为当初各大晶片厂之制程,已经进入了1 微米的阶段,用1 微米的制造,所產製出來的处理器晶片,厂商就会在产品名称上用「微」字,强调他们很高科技。与现在的许多商业广告中,「纳米」字眼时常出现一样。 早在微处理器问世之前,電子計算機的中央处理单元就经历了从真空管到晶体管以及再后来的离散式TTL集成电路等几个重要阶段。甚至在電子計算機以前,还出现过以齿轮、轮轴和杠杆为基础的机械结构计算机。,但那个时代落后的制造技术根本没有能力将这个设计付诸实现。微處理器的發明使得複雜的電路群得以製成單一的電子元件。 从1970年代早期开始,微处理器性能的提升就基本上遵循着IT界著名的摩尔定律。这意味着在过去的30多年里每18个月,CPU的计算能力就会翻倍。大到巨型机,小到筆記型电脑,持续高速发展的微处理器取代了诸多其他计算形式而成为各个类别各个领域所有计算机系统的计算动力之源。.

新!!: 邏輯閘和微处理器 · 查看更多 »

信号

信号(Signal)可以指:.

新!!: 邏輯閘和信号 · 查看更多 »

国际电工委员会

国际电工委员会(International Electrotechnical Commission,縮寫:IEC,或譯「國際電工協會」)是世界上最早的國際標準化組織,於1906年成立,主要是负责有关电气工程和电子工程领域中的工作。 国际电工委员会在1906年6月26日由英国(IEE)和美国电气电子工程师协会及其它相关组织共同举行了其成立会议。目前有超过130个国家参与国际电工委员会,其中67个国家是成员,另外69个国家则是非正式成员的身份加入其分支机构。国际电工委员会的总部最初位于伦敦,1948年搬到了位于瑞士日内瓦的现总部处。.

新!!: 邏輯閘和国际电工委员会 · 查看更多 »

现场可编程逻辑门阵列

場可编程逻辑閘阵列(Field Programmable Gate Array,縮寫為FPGA),它是在PAL、GAL、CPLD等可程式邏輯裝置的基础上进一步发展的产物。它是作为特殊應用積體電路领域中的一种半定制电路而出现的,既解决了全定制电路的不足,又克服了原有可编程逻辑器件门电路数有限的缺点。.

新!!: 邏輯閘和现场可编程逻辑门阵列 · 查看更多 »

硬件描述语言

在电子学中,硬件描述语言(hardware description language, HDL)是用来描述电子电路(特别是数字电路)功能、行为的语言,可以在寄存器传输级、行为级、逻辑门级等对数字电路系统进行描述。随着自动化逻辑综合工具的发展,硬件描述语言可以被这些工具识别,并自动转换到逻辑门级网表,使得硬件描述语言可以被用来进行电路系统设计,并能通过逻辑仿真的形式验证电路功能。设计完成后,可以使用逻辑综合工具生成低抽象级别(门级)的网表(即连线表)。 硬件描述语言在很多地方可能和传统的软件编程语言类似,但是最大的区别是,前者能够对于硬件电路的时序特性进行描述。硬件描述语言是构成电子设计自动化体系的重要部分。小到简单的触发器,大到复杂的超大规模集成电路(如微处理器),都可以利用硬件描述语言来描述。常见的硬件描述语言包括Verilog、VHDL等。.

新!!: 邏輯閘和硬件描述语言 · 查看更多 »

緩衝閘

緩衝閘(Buffer gate)又稱--、同閘、是閘(YES gate)、驅動器或放大器,是一種會輸出一個與輸入相同邏輯訊號的邏輯閘,是數位邏輯中實現緩衝或放大用的邏輯閘,也可使當成數位邏輯中實現邏輯命題的邏輯閘,功能見右側真值表。 雖然這似乎是一個毫無意義的事情,它也有實際的應用。例如 一個微弱的信號源可以透過緩衝閘而增強訊號。緩衝閘前後的邏輯電平是不變的,因此有時也作為數位中繼器。 緩衝閘與直接導通不同,緩衝閘與其他邏輯閘一樣都有延遲,因此緩衝閘有時被做為數位電路的訊號延遲元件。 緩衝閘是一種單一輸入邏輯閘,另外一種單一輸入邏輯閘是反相器,功能正好相反。.

新!!: 邏輯閘和緩衝閘 · 查看更多 »

美國國家標準協會

--(American National Standards Institute,ANSI)是负责制定美国国家标准的非营利组织。美国国家标准学会授权标准起草机构按照一系列规范编写标准草案。由此产生的候选文献通过ANSI审核批准后成为美国国家标准。 美国国家标准学会是国际标准化组织和国际电工委员会的成员。.

新!!: 邏輯閘和美國國家標準協會 · 查看更多 »

电气电子工程师学会

電機電子工程師學會(Institute of Electrical and Electronics Engineers,簡稱為IEEE,英文读作“i triple e”)是一个建立於1963年1月1日的国际性电子技术与电子工程师协会,亦是世界上最大的专业技术组织之一,擁有來自175個國家的36萬會員。 除設立於美國紐約市的總部以外,亦在全球150多個國家擁有分會,並且還有35個專業學會及2個聯合會。其每年均會發表多種雜誌、學報、書籍,亦舉辦至少300次的專業會議。 目前IEEE在工業界所定義的標準有著極大的影響。.

新!!: 邏輯閘和电气电子工程师学会 · 查看更多 »

蘊含閘

蘊含閘(Implies gate,簡稱IMPLY gate)是數位邏輯電路中的一種邏輯閘,主要用來完成布林代數中實質條件、實質蘊涵或蘊涵算子。 蘊含閘可由CMOS或其他電晶體設計,利用如下公式: 另外蘊含閘也可以由憶阻器組成,且只需要由兩個憶阻器即可組成,由於布林代數的特性可使其他布林函數化成由邏輯蘊含表示,因此利用蘊含閘與憶阻器來設計電晶體可以大幅縮小體積。.

新!!: 邏輯閘和蘊含閘 · 查看更多 »

邏輯函數

邏輯函数或邏輯曲线是一种常见的S函数,它是在1844或1845年在研究它与人口增长的关系时命名的。可以模仿一些情况人口增长(P)的S形曲线。起初阶段大致是指数增长;然后随着开始变得饱和,增加变慢;最后,达到成熟时增加停止。 一个简单的Logistic函数可用下式表示:.

新!!: 邏輯閘和邏輯函數 · 查看更多 »

邏輯閘

逻辑门是在集成電路上的基本組件。简单的邏輯閘可由晶体管组成。這些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现邏輯运算。常见的逻辑门包括“與”閘,“或”閘,“非”閘,“異或”閘(也稱:互斥或)等等。 逻辑门是組成數字系統的基本結構,通常组合使用實現更為複雜的邏輯運算。一些廠商通過邏輯門的組合生產一些實用、小型、集成的產品,例如可程式邏輯裝置等。.

新!!: 邏輯閘和邏輯閘 · 查看更多 »

集成电路

集成电路(integrated circuit,縮寫:IC;integrierter Schaltkreis)、或称微电路(microcircuit)、微芯片(microchip)、晶--片/芯--片(chip)在电子学中是一种把电路(主要包括半導體裝置,也包括被动元件等)小型化的方式,並時常制造在半导体晶圓表面上。 前述將電路製造在半导体晶片表面上的積體電路又稱薄膜(thin-film)積體電路。另有一種(thick-film)(hybrid integrated circuit)是由独立半导体设备和被动元件,集成到基板或线路板所构成的小型化电路。 本文是关于单片(monolithic)集成电路,即薄膜積體電路。 從1949年到1957年,維爾納·雅各比(Werner Jacobi)、杰弗里·杜默 (Jeffrey Dummer)、西德尼·達林頓(Sidney Darlington)、樽井康夫(Yasuo Tarui)都開發了原型,但現代積體電路是由傑克·基爾比在1958年發明的。其因此榮獲2000年諾貝爾物理獎,但同時間也發展出近代實用的積體電路的罗伯特·诺伊斯,卻早於1990年就過世。.

新!!: 邏輯閘和集成电路 · 查看更多 »

Institute of Electrical and Electronics Engineers

#重定向 电气电子工程师学会.

新!!: 邏輯閘和Institute of Electrical and Electronics Engineers · 查看更多 »

Verilog

Verilog是一种用于描述、设计电子系统(特别是数字电路)的硬件描述语言,主要用於在集成电路设计,特别是超大规模集成电路的计算机辅助设计。Verilog是电气电子工程师学会(IEEE)的1364号标准。 Verilog能够在多种抽象级别對数字逻辑系统进行描述:既可以在晶体管级、逻辑门级进行描述,也可以在寄存器传输级对电路信号在寄存器之间的传输情况进行描述。除了对电路的逻辑功能进行描述,Verilog代码还能够被用于逻辑仿真、逻辑综合,其中后者可以把寄存器传输级的Verilog代码转换为逻辑门级的网表,从而方便在现场可编程逻辑门阵列上实现硬件电路,或者让硬件厂商制造具体的专用集成电路。设计人员还可以利用Verilog的扩展部分Verilog-AMS进行模拟电路和混合信号集成电路的设计。.

新!!: 邏輯閘和Verilog · 查看更多 »

VHDL

VHDL,全称超高速集成电路硬件描述语言(VHSIC very high-speed hardware description language),在基于複雜可程式邏輯裝置、现场可编程逻辑门阵列和特殊應用積體電路的数字系统设计中有着广泛的应用。 VHDL语言诞生于1983年,1987年被美国国防部和IEEE确定为标准的硬件描述语言。自从IEEE发布了VHDL的第一个标准版本IEEE 1076-1987后,各大EDA公司都先后推出了自己支援VHDL的EDA工具。VHDL在电子设计行业得到了广泛的认同。此后IEEE又先后发布了IEEE 1076-1993和IEEE 1076-2000版本。.

新!!: 邏輯閘和VHDL · 查看更多 »

或非门

或非门(NOR gate)是数字逻辑中实现逻辑或非的逻辑门,功能见右侧真值表。若输入均为低电平(0),则输出为高电平(1);若输入中至少有一个为高电平(1),则输出为低电平(0)。或非是逻辑或加逻辑非得到的结果。或非是一种具有函数完备性的运算,因此其他任何逻辑函数都能用或非门实现。相比之下,逻辑或运算器是一种单调的运算器,其只能将低电平变为高电平,但不能将高电平变为低电平。 在绝大多数但不是所有的电路设计中,逻辑非的功能本身就包含在结构中,如CMOS和TTL等。在这样的逻辑系列中,要实现或门,唯一的方法是用2个或更多的逻辑门来实现,如一个或非门加一个反相器,但一个重要的例外是,因为其结构中本身就没有反相逻辑。.

新!!: 邏輯閘和或非门 · 查看更多 »

或门

或门(OR gate)是数字逻辑中实现逻辑或的逻辑门,功能见右侧真值表。只要两个输入中至少有一个为高电平(1),则输出为高电平(1);若两个输入均为低电平(0),输出才为低电平(0)。换句话说,或门的功能是得到两个二进制数的最大值,而与门的功能是得到两个二进制数的最小值。.

新!!: 邏輯閘和或门 · 查看更多 »

晶体管

晶体管(transistor),早期音譯為穿細絲體,是一种-zh-cn:固体; zh-tw:固態;--zh-cn:半导体器件; zh-tw:半導體元件;-,可以用于放大、开关、稳压、信号调制和许多其他功能。在1947年,由約翰·巴丁、沃爾特·布喇頓和威廉·肖克利所發明。當時巴丁、布喇頓主要發明半導體三極體;肖克利則是發明PN二極體,他們因為半導體及電晶體效應的研究獲得1956年諾貝爾物理獎。 電晶體由半導體材料組成,至少有三個對外端點(稱為極),(C)集極、(E)射極、(B)基極,其中(B)基極是控制極,另外兩個端點之間的伏安特性關係是受到控制極的非線性電阻關係。晶体管基于输入的電流或电压,改變輸出端的阻抗 ,從而控制通過輸出端的电流,因此晶體管可以作為電流開關,而因為晶体管輸出信號的功率可以大於輸入信號的功率,因此晶体管可以作為电子放大器。.

新!!: 邏輯閘和晶体管 · 查看更多 »

重定向到这里:

邏輯門逻辑电路逻辑门逻辑闸

传出传入
嘿!我们在Facebook上吧! »