徽标
联盟百科
通讯
下载应用,请到 Google Play
新! 在您的Android™设备上下载联盟百科!
下载
比浏览器更快的访问!
 

通用阵列逻辑

指数 通用阵列逻辑

通用阵列逻辑(Generic Array Logic, GAL)是Lattice半導體公司於1980年代中期,以可程式邏輯陣列(PAL)為基礎所強化修改成的一種可程式邏輯裝置(PLD)。 就外型封裝型態上與接腳數目上,GAL與可程式邏輯陣列並沒有太大的差別,甚至在晶片的編號規則上都有相同的命名脈絡與規則可循,如16V8、22V10等,真正的差別在於晶片內部的表現特性,在程式燒錄的特性上,GAL不像傳統可程式邏輯陣列只能燒錄一次(One-Time Programmable,OTP),而是能多次燒錄、多次清除晶片內的(數位邏輯)程式。 除此之外,GAL在邏輯訊號的輸出接腳上進行強化,追加了輸出邏輯巨集格(Output Logic Macro Cell,OLMC)的設計,即是為原本單純的组合逻辑解碼、輸出,在輸出前加上簡易的时序逻辑控制,讓輸出結果可以被閂鎖持留(Latch,多使用D型正反器),或強制設定(Set,邏輯1)、強制清除(Clear,邏輯0)、或由外部的致能、啟動(EN=Enable)接腳來控制、或由外部時脈信號(CLK=Clock)輸入來控制等。其他也包括:自行決定解碼輸出的預設輸出邏輯準位(Hi或Lo)、採行互補的輸出邏輯、互斥或的輸出邏輯、同步輸出或非同步輸出。 GAL雖為Lattice半導體公司所自創自推,但整體特性仍與PAL無太大差別,原有PAL所用的燒錄程式檔(合乎JEDEC所規範的標準格式)也可輕易轉換成GAL所用的燒錄程式檔,此外之後也有更進一步強化的ispGAL,isp即in-system programmability的意思,ispGAL可以在已經焊接的應用電路上後,不需解焊拔除,而直接以外接探針(probe)的臨時連接,或原有的應用電路設計時就有將再次燒錄的電路加以考慮,進行再次的程式清除、燒錄等修改更新,不過這必須是在原應用電路停止運作下才能行使,而今日較複雜的CPLD、FPGA已經能一邊運作一邊進行內部邏輯程式的更新。.

7 关系: 可程式邏輯裝置可程式邏輯陣列组合逻辑电路触发器OTPPROM时序逻辑电路

可程式邏輯裝置

可编程逻辑器件(Programmable Logic Device,縮寫為PLD)是一種電子零件、電子組件,簡而言之也是一種集成电路、芯片。PLD晶片屬於数字型態的電路晶片,而非模拟或混訊(同時具有數位電路與類比電路)晶片。 PLD與一般數位晶片不同的是:PLD內部的數位電路可以在出廠後才規劃決定,有些類型的PLD也允許在規劃決定後再次進行變更、改變,而一般數位晶片在出廠前就已經決定其內部電路,無法在出廠後再次改變,事實上与一般的類比晶片、混訊晶片一樣,在出廠後就無法再對其內部電路進行調修。.

新!!: 通用阵列逻辑和可程式邏輯裝置 · 查看更多 »

可程式邏輯陣列

可程式邏輯陣列(Programmable Logic Array)(PLA)是一種可以實作組合邏輯電路的可程式邏輯裝置。PLA有一組可編程的AND閘,其連接到一組可編程的OR閘,如此可以達到:「只在合乎設定條件時才允許產生邏輯訊號輸出。」PLA有2^N個AND閘來輸入N個變數,並且需要M個OR閘來輸出M個結果。PLA如此的邏輯閘佈局能用來規劃大量的邏輯函式,這些邏輯函式必須先以積項(有時是多個積項)的原始形式進行齊一化。 PLA與可程式陣列邏輯裝置(PAL)的差別為PLA的AND閘、OR閘皆可編程。.

新!!: 通用阵列逻辑和可程式邏輯陣列 · 查看更多 »

组合逻辑电路

在数字电路理論中,组合逻辑电路(combinatorial logic或combinational logic)是一種邏輯電路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关。相對於組合邏輯電路,时序逻辑电路的輸出結果除了依照目前的輸入外也和先前的輸入有關係。从电路结构分析,组合电路由各种逻辑门组成,网络中无记忆元件,也无反馈线。 組合邏輯是在電腦被用來做輸入的訊號跟儲存的資料作逻辑代数運算之用。實際上電腦電路都會混用包含組合邏輯和时序邏輯的電路。舉例來說,算術運算邏輯單元(ALU)中,儘管ALU是由循序邏輯的程序裝置所控制,而數學的運算就是從組合邏輯製產生的。计算机中用到的其他电路,如半加器、全加器、、、数据选择器、数据分配器、编码器和译码器也用来构成组合逻辑电路。.

新!!: 通用阵列逻辑和组合逻辑电路 · 查看更多 »

触发器

触发器(Flip-flop, FF),中國大陆譯作「--」、臺灣及香港譯作「--」,是一种具有两种稳态的用于储存的元件,可記錄二进制数字信号「1」和「0」。触发器是一种雙穩態多諧振盪器(bistable multivibrator)。该电路可以通过一个或多个施加在控制输入端的信号来改变自身的状态,并会有1个或2个输出。触发器是构成时序逻辑电路以及各种复杂数字系统的基本逻辑单元。触发器和锁存器是在计算机、通讯和许多其他类型的系统中使用的数字电子系统的基本组成部分。 触发器的線路圖由逻辑门組合而成,其結構均由SR锁存器衍生而來(广义的触发器包括锁存器)。触发器可以处理輸入、輸出信號和時脈之间的相互影响。这里的触发器特指flip-flop,flip-flop一词主要是指具有两个状态相互翻转,例如编程语言中使用flip-flop buffer(翻译作双缓冲)。.

新!!: 通用阵列逻辑和触发器 · 查看更多 »

OTP

OTP 可能指:.

新!!: 通用阵列逻辑和OTP · 查看更多 »

PROM

可编程只读存储器(Programmable read-only memory),縮寫為PROM或FPROM,是一種電腦存儲記憶晶片,每個位元都由熔絲或反熔絲的狀態決定資料內容。這種記憶體用作永久存放程式之用。常用於電子遊戲機、電子詞典等預存固定資料或程式的各式電子產品之上。PROM與狹義的ROM(Mask ROM)的差別在於前者可在IC製造完成後才依需要寫入資料,後者的資料需在製造IC時一併製作在裡面。.

新!!: 通用阵列逻辑和PROM · 查看更多 »

时序逻辑电路

在数字电路理論中,时序逻辑电路是指电路任何时刻的稳态输出不仅取决于当前的输入,还与前一时刻输入形成的状态有关。這跟組合邏輯電路相反,組合邏輯的輸出只會跟目前的輸入成一種函數關係。換句話說,时序邏輯擁有儲存元件(記憶體)来存储信息,而組合邏輯則没有。 從时序邏輯電路中,可以建出兩種形式的有限狀態機:.

新!!: 通用阵列逻辑和时序逻辑电路 · 查看更多 »

传出传入
嘿!我们在Facebook上吧! »